ЭВМ И ПЕРЕФЕРИЙНЫЕ УСТРОЙСТВА - ИТОГОВЫЙ - ТЕСТ С ОТВЕТАМИ (НИУ МЭИ (ТУ) ИДДО)

Раздел
Программирование
Тип
Просмотров
37
Покупок
0
Антиплагиат
Не указан
Размещена
7 Фев в 20:01
ВУЗ
НИУ МЭИ
Курс
2 курс
Стоимость
290 ₽
Файлы работы   
1
Каждая работа проверяется на плагиат, на момент публикации уникальность составляет не менее 40% по системе проверки eTXT.
pdf
ЭВМ_ИТОГОВЫЙ
264.1 Кбайт 290 ₽
Описание

ЭВМ И ПЕРЕФЕРИЙНЫЕ УСТРОЙСТВА - ИТОГОВЫЙ - ТЕСТ С ОТВЕТАМИ (НИУ МЭИ (ТУ) ИДДО)

В ТЕСТЕ СОБРАНЫ 99 ВАРИАНТОВ ВОПРОСОВ.

ДЛЯ БОЛЕЕ УДОБНОГО ПОИСКА ИСПОЛЬЗУЙТЕ СОЧЕТАНИЕ КЛАВИШ CTRL+F.

ПРАВИЛЬНЫЕ ОТВЕТЫ ОТМЕЧЕНЫ ГОЛУБЫМ ЦВЕТОМ.

УБЕДИТЕСЬ, ЧТО ОТВЕТЫ ВАМ ПОДХОДЯТ ДО ПОКУПКИ!

Оглавление

1. При каком значении синхросигнала переключается динамический триггер?

при высоком уровне сигнала

при низком уровне сигнала

в момент изменения уровня синхросигнала

2. Какую функцию выполняет вторая ступень двухступенчатого триггера?

сохранение состояния первой ступени триггера или реализация таблицы переходов данного типа триггера после изменения уровня синхросигнала, обеспечившего прием новой информации в первую ступень, в зависимости от типа синхронизации

реализация таблицы переходов данного типа триггера после изменения уровня синхросигнала, обеспечившего прием новой информации в первую ступень

сохранение состояния первой ступени после изменения уровня синхросигнала, обеспечившего прием новой информации в первую ступень

3. Какой счетчик называется реверсивным?

счетчик, состояние которого может как увеличиваться, так и уменьшаться на «1» в зависимости от того, на какой счетный вход поступает сигнал

счетчик, состояние которого уменьшается на «1» при каждом поступлении сигнала на счетный вход

счетчик, который имеет асинхронный вход сброса в «0»

4. Какое состояние имеет выход 6 трехвходового дешифратора, если состояние входов равно 101?

информации для определения состояния данного выхода недостаточно

0

1

5. При каком состоянии входов запоминающая ячейка, реализованная на элементах «и-не», установится в состояние «0»?

S=0, R=1

S=0, R=0

S=1, R=0

S=1, R=1

6. Какое состояние имеет четырехразрядный суммирующий счетчик, предварительно сброшенный в «0», после поступления на его счетный вход 20-ти сигналов?

4

12

20

7. Что характеризует триггерные схемы, составляющие регистр хранения?

общий сигнал синхронизации

одинаковый тип всех триггерных схем

использование двухступенчатых триггеров

8. Какое состояние имеет выход 7 трехвходового дешифратора с инверсными выходами, если состояние его входов равно 101?

0

информации для определения состояния данного выхода недостаточно

1

9. От чего зависит время задержки асинхронного счетчика?

от разрядности счетчика

от длительности высокого уровня сигнала, поступающего на счетный вход счетчика

от величины периода сигнала, поступающего на счетный вход счетчика

от времени задержки триггеров, составляющий счетчик

10. Какое состояние имеют входы четырехвходового шифратора, если состояние его выходов равно 11?

0000

0100

0010

1000

11. Кто разработал симметричный триггер?

Бонч-Бруевич

Моучли

Икклз и Джордан

12. Какой этап информационных технологий характеризуется формализацией знаний?

2

3

1

13. В каком году вступи в строй первая ЭВМ ЭНИАК?

1942

1946

1948

14. Определите правило де Моргана для двух аргументов



15. Чему равно следующее соотношение? X V X


x

0

1

16. Чему равно следующее соотношение? 1 о Х




17. Какое соотношение определяет операцию полного склеивания?



18. Сложные логические функции можно строить на основе:

подстановки аргументов

принципа суперпозиции

параллельного соединения аргументов

19. Чему соответствует операция импликации от X к Y?



20. К какому поколению относится ЭВМ «Эльбрус»?

3

4

2

21. Какие функции может выполнять регистр сдвига?

изменение состояния на «1» при поступлении сигнала на отдельный счетный вход

сдвиг информации на фиксированное количество разрядов, установленное при его проектировании

хранение информации

22. Какое состояние входов является запрещенным для запоминающей ячейки, реализованной на элементах «И-НЕ»?

S=0, R=0

S=0, R=1

S=1, R=0

S=1, R=1

23. Какое состояние имеет выход 5 трехвходового дешифратора, если состояние его входов равно 101?

0

1

информации для определения состояния данного выхода недостаточно

24. При каком состоянии входов запоминающая ячейка, реализованная на элементах «И-НЕ», не изменит своего состояния?

S=0, R=0

S=0, R=1

S=1, R=0

S=1, R=1

25. Регистры сдвига строятся на двухступенчатых триггерах для того, чтобы

для повышения быстродействия регистра сдвига

отделить фазу приема новой информации в первую ступень от изменения состояния второй ступени

увеличить разрядность регистра

26. Сколько очередей моделей ЕС ЭВМ было выпущено?

1

2

3

27. Чему равна следующая функция?


0

1

x

28. Чему равно следующее соотношение? 1 /\ x




29. Значения каких регистров изменяются при выполнении команд межсегментных переходов?

CS

DS

IP

30. Значения каких регистров изменяются при выполнении команд условных переходов?

CS

IP

DS

CX

31. Из каких основных устройств состоит ЭВМ?

устройство управления

запоминающее устройство

арифметико-логическое устройство

устройство ввода-вывода

32. Как изменится максимальное время между подачей слагаемых на вход комбинационного сумматора и получением результата в случае суммирования чисел, заданных в обратном коде, по сравнению с суммированием чисел, заданных в дополнительном коде?

увеличится

не изменится

уменьшится

33. Как изменится максимальное время между подачей слагаемых на вход комбинационного сумматора и получением результата на его выходе в случае суммирования чисел, заданных в обратном коде, по сравнению с суммированием модулей чисел?

увеличится

уменьшится

не изменится

34. Как называется совокупность микрокоманд, предназначенная для выполнения некоторой функционально законченной последовательности действий?

управляющие сигналы

микрооперация

микропрограмма

35. Какая операция соответствует действию, представленному на изображении, в арифметико-логическом устройстве?


умножение

сдвиг на один разряд влево

сложение

сдвиг на один разряд вправо

36. Какие блоки входят в состав микропрограммного устройства управления?

преобразователь адреса микрокоманды

память микропрограмм

датчик сигналов

37. Какие из режимов адресации не используются в системе команд 16-разрядного микропроцессора?

относительный

относительный базово-индексный

автоинкрементный

автодекрементный

косвенный

38. Какие основные параметры характеризуют запоминающее устройство?

производительность

быстродействие

емкость

39. Какие регистры можно использовать при косвенной адресации в 16-разрядном микропроцессоре?

CX

DI

AX

BX

BP

40. Какие регистры можно использовать при относительной базово-индексной адресации в 16-разрядном микропроцессоре?

SI

BX

CX

BP

DI

41. Какие схемные решения используются при построении датчика сигналов?

на основе сдвигового регистра

на основе счетчика и дешифратора

на основе счетчика и сумматора

на основе счетчика и сдвигового регистра

42. Какие функции должен выполнять регистр множимого RGX в АЛУ, выполняющем операцию умножения чисел, заданных в прямом коде, со старших разрядов множителя?

загрузка

сброс в "0"

сдвиг в сторону старших разрядов

сдвиг в сторону младших разрядов

43. Какие функции должен выполнять регистр множителя RGY в АЛУ, выполняющем операцию умножения чисел, заданных в дополнительном коде, с младших разрядов множителя?

сброс в "0"

загрузка

добавление единицы

44. Какие функции должен выполнять регистр множителя RGY в АЛУ, выполняющем операцию умножения чисел, заданных в прямом коде, с младших разрядов множителя?

сброс в "0"

сдвиг в сторону старших разрядов

сдвиг в сторону младших разрядов

загрузка

45. Каким образом в арифметико-логическом устройстве при выполнении умножения чисел, заданных в дополнительном коде, с младших разрядов множителя осуществляется переход к анализу очередного разряда множителя?

сдвигом регистра множителя на 1 разряд вправо

сдвигом регистра множителя на 2 разряда влево

сдвигом регистра множителя на 1 разряд влево

сдвигом регистра множителя на 2 разряда вправо

46. Какова минимальная адресуемая ячейка памяти в современных ЭВМ?

1 байт

1 килобайт

1 мегабайт

1 бит

47. Какова разрядность регистра множимого RGX (без учета знакового разряда) в АЛУ, выполняющем операцию умножения n-разрядных чисел, заданных в прямом коде, с младших разрядов множителя?

2n разрядов

n разрядов

2n+1 разрядов

48. Какова разрядность физического адреса 16-разрядного микропроцессора?

20 бит

16 бит

32 бита

49. Какова разрядность эффективного адреса 16-разрядного микропроцессора?

16 бит

20 бит

32 бита

50. Каково назначение признака s в командах, использующих непосредственный операнд?

для указания количества повторений данной команды

для указания приемника результата

для возможного сокращения длины команды в случае короткого непосредственного операнда

51. Каково назначение устройства управления в ЭВМ?

формирование признаков результата выполненной команды

считывание команды из запоминающего устройства

выработка сигналов, необходимых для согласованной работы всех узлов и устройств ЭВМ

52. Какое из запоминающих устройств в составе одной ЭВМ обладает наибольшей емкостью?

внешняя память

оперативная память

регистровая память

кэш-память

53. Какое из понятий соответствует действию, выполняемому одним управляющим сигналом за один такт?

микропрограмма

микрооперация

микрокоманда

54. Какое из представленных запоминающих устройств в составе одной ЭВМ обладает наиболее высоким быстродействием?

внешняя память

оперативная память

кэш-память

55. Какое сочетание режимов адресации двухоперандной команды невозможно в системе команд 16-разрядного микропроцессора?

II

RI

RR

RS

SI

56. Какой из сегментных регистров используется по умолчанию при формировании физического адреса операндов, находящихся в оперативной памяти, при режимах адресации, не использующих для формирования эффективного адреса регистр BP?

ES

SS

CS

DS

57. Какой сигнал необходимо подавать на вход С0 сумматора в АЛУ, выполняющем операцию умножения чисел, заданных в обратном коде?

знаковый разряд операнда X

0

сигнал переноса, вырабатываемый сумматором

1

58. Какую длину имеет команда прямого межсегментного перехода?

2 байта

4 байта

3 байта

5 байтов

59. Какую длину имеет непосредственный операнд в 16-разрядном микропроцессоре при значении признака w=1?

4 байта

1 байт

2 байта

3 байта

60. Какую длину может иметь непосредственный операнд в 16-разрядном микропроцессоре?

16 бит

1 бит

8 бит

32 бита

61. От чего зависит разрядность памяти микропрограмм микропрограммного устройства управления?

от количества устройств, входящих в состав ЭВМ

от количества микроопераций, выполняемых всеми устройствами ЭВМ

от количества тактов самой длинной выполняемой команды

62. Откуда в арифметико-логическое устройство поступают управляющие сигналы?

вырабатываются в самом АЛУ

из запоминающего устройства вместе с командой

из устройства управления

63. Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): ADD AX, 1234h

053412h

81003412h

83003412h

83001234h

64. Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): SUB [SI+12h], DX

295412h

895412h

2B5412h

65. Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): SUB AL,25h

0425h

80C025h

2C25h

802825h

66. Сколько БИС с организацией 1К слов по 1 разряд потребуется для построения ЗУ с организацией 4К слов по 4 разряда?

16

8

4

67. Сколько БИС с организацией 1К слов по 16 разрядов потребуется для построения ЗУ с организацией 16К слов по 32 разряда?

64

32

16

построить ЗУ с такой организацией на заданных типах БИС невозможно

68. Чем определяется время обращения к регистровой памяти?

частотой системной шины

частотой синхронизации микропроцессора

объемом регистровой памяти

69. Чем определяется емкость памяти?

количеством разрядов, составляющих одну ячейку

количеством адресуемых элементов

положением запоминающего устройства в иерархической структуре памяти

70. Чем характеризуется идеальное запоминающее устройство?

бесконечно большой емкостью и бесконечно малым временем обращения

бесконечно большой емкостью

бесконечно малым временем обращения

71. Представьте в символическом виде команду, имеющую следующий машинный код (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации):

2В871234h

SUB [BX+1234h],AX

SUB AX,[BX+3412h]

SUB AL,[BX+3412h]

72. Определить смещение, которое должно быть указано в команде короткого внутрисегментного перехода, расположенной по адресу (IP)=243Ch и осуществляющей переход на команду по адресу 24C3h.

84h

87h

переход по указанному адресу невозможен

85h

73. Определите адрес команды, которая будет выполняться после команды перехода 7007h, расположенной по адресу (IP)=FFFDh, при следующих значениях флагов: ZF = 0, SF = 1, CF = 0, OF = 1.

0006h

0004h

FFFFh

74. Представьте в символическом виде команду, имеющую следующий машинный код (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): 812C1234h

SUB [BX+SI], 3412h

SUB [SI], 4321h

SUB [SI], 3412h

75. Определите адрес команды, которая будет выполняться после команды перехода 7007h, расположенной по адресу (IP)=FFFDh, при следующих значениях флагов: ZF = 1, SF = 0, CF = 0, OF = 1.

FFFFh

FFF6h

0004h

76. Определить смещение, которое должно быть указано в команде близкого внутрисегментного перехода, расположенной по адресу (IP) = 5BF6h и осуществляющей переход на команду по адресу 4B8Dh.

переход по указанному адресу невозможен

EF94h

EF95h

95h

77. Представьте в символическом виде команду, имеющую следующий машинный код (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): 0110h

ADD [BX+SI], DL

ADD DX, [BX+SI]

ADD [BX+SI], DX

78. Какое количество тактов будет выполняться следующая команда?

ES: ADD [BX], 12H

Операнды в памяти выровнены по границе слова. При ответе на этот вопрос можно пользоваться таблицами времени выполнения команд и времени вычисления эффективного адреса.

23

19

16

79. Как зависит время считывания операнда-слова от его месторасположения в оперативной памяти?

увеличивается, если операнд не выровнен по границе слова

не зависит

уменьшается, если операнд не выровнен по границе слова

80. В каком случае команда условного перехода выполняется дольше?

при выполнении условия перехода

при невыполнении условия перехода

в любом случае время выполнения команды одинаково

81. Каковы основные недостатки метода граничных регистров?

большая избыточность в кодировании информации

метод поддерживает работу лишь с областями памяти фиксированной длины

метод поддерживает работу лишь с непрерывными областями памяти

82. Какие действия должны предотвращаться средствами защиты памяти?

использование информации в памяти не в соответствии с ее функциональным назначением

несанкционированный доступ пользователей к данным

повреждение программ и данных из-за ошибок в программах

обращение к информации, которая в данный момент отсутствует в оперативной памяти

неразрешенное взаимодействие пользователей друг с другом

обращение к программам с более высоким уровнем привилегий

83. Какое основное достоинство метода граничных регистров?

простота реализация метода

метод разрешает или запрещает доступ к блоку программы в зависимости от типа обращения (запись или чтение)

метод позволяет организовать доступ программы к областям памяти, организованным в виде отдельных модулей, не представляющих собой единый массив

84. Как определяется номер виртуальной страницы при сегментно-страничном преобразовании адреса?

хранится в дескрипторе

содержится в старших разрядах линейного адреса, полученного после сегментного преобразования

задается в логическом адресе

85. Какое минимальное количество обращений к оперативной памяти выполняется в персональной ЭВМ при вычислении физического адреса в сегментно-страничном адресном пространстве без использования средств сокращения времени преобразования?

3

2

1

86. Какие средства используются в персональной ЭВМ для сокращения времени получения физического адреса памяти в сегментно-страничном адресном пространстве?

сохранение базового адреса сегмента, полученного после первого обращения к данному сегменту, в "теневом" регистре микропроцессора

сохранение базового адреса страницы, полученного после первого обращения к данной странице, в буфере ассоциативной трансляции адресов страниц

сохранение физических адресов команд и данных, к которым проводились последние обращения, в буфере физических адресов микропроцессора

87. Какие основные функции выполняет система управления памятью?

определение потребностей каждой задачи в оперативной памяти +

учет и модернизация состояния свободных и уже распределенных областей памяти

изменение структуры адресного пространства памяти (сегментированное на страничное и наоборот) при необходимости повышения коэффициента использования ОЗУ

непосредственное выделение задаче оперативной памяти

88. Каковы основные недостатки сегментного распределения памяти?

невозможность выделения оперативной памяти, объем которой в точности равен программе пользователя

образования фрагментации оперативной памяти при выполнении программ

сложность преобразования виртуального адреса в физический

сложность обмена между оперативной и внешней памятью при выделении оперативной памяти пользователю

89. Что такое виртуальная память?

память, используемая программистом при написании программ, и имеющая объем, равный максимально возможному при заданной разрядности адресной шины

память, объем которой равен сумме объемов ОЗУ и внешних запоминающих устройств данного компьютера

память, организация которой позволяет статически выделять программам блоки памяти произвольной длины при параллельном развитии нескольких процессов в мультипрограммном режиме

90. Каковы предпосылки динамического распределения памяти?

при каждом конкретном исполнении в зависимости от исходных данных некоторые части программы вообще не используются +

исполнение программы характеризуется принципом локальности ссылок

программа для своего исполнения требует блока памяти необходимой ей длины. Наличие таких блоков переменной длины обеспечивает более плотное заполнение памяти при работе ЭВМ в мультипрограммном режиме и повышает коэффициент ее использования

91. Каковы основные системные требования при распределении памяти?

обеспечение взаимодействия между процессами в мультипрограммном режиме

обеспечение защиты информации при параллельном развитии нескольких процессов в мультипрограммном режиме

легкость и простота взаимодействия между программами при использовании общих процедур

обеспечение быстрого выполнения коротких программ

увеличение степени использования оперативной памяти при параллельном развитии нескольких процессов в мультипрограммном режиме

92. Как преобразуется смещение в странице при переводе виртуальных адресов в физические?



93. Каковы основные требования пользователей к распределению памяти?

получение оперативной памяти в размерах, превышающих физически существующую

обеспечение быстрого выполнения коротких программ +

легкость и простота взаимодействия между программами при использовании общих процедур

увеличение степени использования оперативной памяти при параллельном развитии нескольких процессов в мультипрограммном режиме

94. Почему считывание из памяти операнда-слова, не выровненного по границе слова, занимает больше времени, чем выровненного операнда?

формирование физического адреса невыровненного операнда занимает больше времени

обращение к невыровненному операнду вызывает замену сегментного регистра, используемого в данном режиме адресации по умолчанию

считывание невыровненного операнда требует двух обращений к памяти, вместо одного обращения для выровненного операнда

95. Какой принцип логической организации памяти используется в персональной ЭВМ?

линейный

страничный

сегментно-страничный

сегментный

96. Каковы преимущества статического распределения памяти?

экономичное использование оперативной памяти за счет ее плотного заполнения

эффективное взаимодействие между различными программами

быстрое время выполнения программы, которой выделена память

97. Какие проверки в процессе функционирования программы на персональной ЭВМ выполняются средствами защиты по привилегиям?

возможность выполнять команды ввода-вывода на том или ином внешнем устройстве

возможность обращаться к данным других программ

возможность использовать тот или иной сегмент в данном функциональном применении

возможность выполнять некоторые команды

98. Для каких целей используется селектор в персональной ЭВМ?

для выбора дескриптора из таблицы дескрипторов

для указания начального адреса сегмента

для указания начального адреса страницы

99. Определить смещение, которое должно быть указано в команде короткого внутрисегментного перехода, расположенной по адресу (IP) = 5B4Fh и осуществляющей переход на команду по адресу 5B8Dh.

3Dh

переход по указанному адресу невозможен

3Ch

3Bh

Вам подходит эта работа?
Похожие работы
Другие работы автора
Физкультура и спорт
Тест Тест
1 Мар в 19:23
39
0 покупок
Электроника
Тест Тест
29 Фев в 19:51
70 +1
1 покупка
Электротехника
Тест Тест
29 Фев в 16:36
51
0 покупок
Культурология
Тест Тест
20 Фев в 18:52
84
2 покупки
История России
Тест Тест
19 Фев в 22:15
64 +1
0 покупок
Основы программирования
Тест Тест
19 Фев в 19:26
57
0 покупок
Физкультура и спорт
Тест Тест
7 Фев в 21:41
57 +1
0 покупок
Базы данных
Тест Тест
6 Фев в 23:38
48
0 покупок
Методы оптимизации
Тест Тест
6 Фев в 16:34
37
0 покупок
Вычислительная математика
Тест Тест
6 Фев в 14:50
59 +1
0 покупок
Математический анализ
Тест Тест
6 Фев в 14:04
46 +1
0 покупок
Математическая статистика
Тест Тест
5 Янв в 16:21
86
2 покупки
Правоведение
Тест Тест
28 Дек 2023 в 13:45
121 +1
3 покупки
Темы журнала
Показать ещё
Прямой эфир